CXL 2.0 VIP解决方案具备内置覆盖率分析、验证计划、内存感知调试和性能分析等的功能
加利福尼亚山景城2020年12月18日 /美通社/ -- 新思科技(Synopsys, Inc., 纳斯达克股票代码:SNPS)近日宣布推出业界首个支持Compute Express Link? (CXL?) 2.0的验证IP (VIP),以实现数据密集型片上系统(SoC)的性能突破。CXL是新一代开放标准的互联技术,可在CPU、加速器以及内存扩展设备之间建立高速的互联生态系统,其中加速器包括GPU、FPGA与特定加速器解决方案。该技术基于成熟的PCI Express®架构,并使用了PCI Express 5.0的物理层和电气接口。
新思科技CXLVIP基于新一代SystemVerilog的 Universal Verification Methodology (UVM)架构,可简化现有验证环境中的集成,,并加速仿真性能,有效缩短首次测试用例的调式时间的并让用户得以运行更多的测试用例。CXLVIP结合了新思科技自身的Verdi®协议分析仪(Protocol Analyzer)和性能分析仪 (Performance Analyzer),同时还包含覆盖率分析和验证计划,以加速验证收敛。此外,经验证的DesignWare® CXL IP所提供的16 lane连接能够实现高带宽和低延迟,因而可支持3种CXL协议(CXL.io、CXL.cache、CXL.mem)和设备类型,以满足不同的应用场景。
新思科技验证技术团队研发副总裁Vikas Gautam表示:“新思科技内存一致性验证IP产品包括CXL 2.0、CXL 1.1和CCIX,可支持具有高数据吞吐量要求的新应用程序。我们将不断丰富行业领先的验证IP产品,并持续与标准组织和闪存供应商开展紧密合作,让开发者可以快速采用和整合最新的连接技术。”
CXL Consortium董事长Jim Pappas表示:“不断发展CXL这一开放标准的连接技术,提升新一代数据中心的性能,这是我们重要的努力方向“。我们很感激新思科技对CXL联盟的支持以及其对CXL 技术应用的推进。”
英特尔公司研究员、I/O技术和标准主管Debendra Das Sharma博士表示:“将新一代重大连接技术推向市场,用于包括人工智能、内存扩展和云计算在内的数据密集型应用,需要一个成熟的生态系统。与新思科技这样的行业领导者在CXL方面开展合作,将推动行业不断向前,助力我们的客户实现对其SoC性能和数据连接的要求。”
CXL 2.0协议在物理层和应用层都提升了扇出和池化系列特性。CXL 2.0支持的新性能包括:
CXL交换,支持多逻辑设备 (MLD)
支持CXL.io和CXL.CXL.cache/mem的IDE(安全性)
可在APN阶段和热插拔期间协商CXL 2.0设备,支持CXL枚举,将CXL设备作为PCI Express 的端点
通过QoS遥感技术对系统级管理性进行更新,功能级复位、全局持续刷新、内存间插和一致性测试
供货情况和其他资源
现可供应支持CXL 2.0/1.1规范的Synopsys VC VIP子系统。DesignWare CXL IP Solution目前也可供货。了解更多信息,请访问VC Verification IP for CXL以及DesignWare CXL IP
关于新思科技
新思科技(Synopsys, Inc., 纳斯达克股票代码:SNPS)是众多创新型公司的Silicon to Software?(“芯片到软件”)合作伙伴,这些公司致力于开发我们日常所依赖的电子产品和软件应用。作为全球第15大软件公司,新思科技长期以来一直是电子设计自动化 (EDA) 和半导体IP领域的全球领导者,并且在软件安全和质量解决方案方面也发挥着越来越大的领导作用。无论您是创建高级半导体的片上系统 (SoC) 的设计人员,还是编写需要最高安全性和质量的应用程序的软件开发人员,新思科技都能够提供您所需要的解决方案,帮助您推出创新性、高质量、安全的产品。如要了解更多信息,请访问www.synopsys.com。
Compute Express Link和CXL是CXL联盟的商标。
编辑人员联系方式:
Camille Xu
Synopsys, Inc.
wexu@synopsys.com
Simone Souza
Synopsys, Inc.
simone@synopsys.com
相关链接 :
http://www.synopsys.com